1 В избранное 0 Ответвления 0

OSCHINA-MIRROR/opendacs-cmodel

Присоединиться к Gitlife
Откройте для себя и примите участие в публичных проектах с открытым исходным кодом с участием более 10 миллионов разработчиков. Приватные репозитории также полностью бесплатны :)
Присоединиться бесплатно
Клонировать/Скачать
README.md 5.3 КБ
Копировать Редактировать Web IDE Исходные данные Просмотреть построчно История
Отправлено 02.03.2025 18:06 ebb2c3a

Введите описание изображения

Краткое описание проекта

Инструмент моделирования устройств и извлечения параметров, открытый Институтом микроэлектроники Китайской академии наук для новых моделей устройств в эпоху после Мурского закона.

Ключевые слова: компактная модель, TCAD, модель устройства и физика, тонкопленочные транзисторы

Keywords: Compact Model, TCAD, Device Model and Physics, TFT

Языки программирования

  1. Язык Verilog-A

Совместим с основными SPICE-симуляторами электрических цепей Cadence, Synopsys и другими.

  1. Язык MATLAB

Популярный математический пакет, предоставляющий возможность компиляции с использованием matlab runtime.

  1. Другие

По мере развития программы могут потребоваться Python, C и другие языки.

Важные обновления архитектуры программного обеспечения

Первый выпуск модели транзистора ODTFT

--- 30 сентября 2021 года ---

Введите описание изображения

  1. Исходный код Verilog-A

ODTFT расшифровывается как "OpenDACS TFT Compact Model". Эта модель имеет важное значение для отрасли отображения данных.

  1. Экспериментальные данные

Мы предоставляем три набора экспериментальных данных для тестирования.

  1. Руководство пользователя (Manual)

На данный момент доступна версия руководства пользователя на китайском языке, содержащая информацию о определении параметров, извлечении параметров модели, автоматическом генерировании кода VA и методах симуляции цепей.

  1. Модуль оптимальных параметров (Optimal Parameter Module)

Для начинающих мы предлагаем исходный код для извлечения параметров, что позволяет новичкам использовать его даже при незнании языка VA и физики устройств. Этот модуль имеет три основные функции: извлечение параметров, вывод параметров и графиков тока, автоматическое кодирование VA для извлеченных параметров. Запустите открытое программное обеспечение MATLAB: OD_TFT_v_1/Optimal Parameter Module/main_EP_w_inputs.m

Фитинг

  1. Бенчмарки симулятора (Simulator Benchmarks)

Исходный код VA может быть использован для создания отдельных устройств в Cadence и применён в проектировании схем управления пикселами. Для использования исходного кода VA обратитесь к руководству по работе с Verilog-A. Примечание: параметры, извлеченные с помощью пункта 4, можно использовать для ввода в модель устройства Cadence, созданной ранее, без необходимости повторного автоматического кодирования.

  1. Метод компиляции

Если вы хотите использовать модуль оптимальных параметров как самостоятельную программу, используйте функцию компиляции MATLAB: mcc -m main_EP_w_inputs.m

Лицензионное соглашение

Лицензия GPL 2.0.

Академическая ссылка

Если вас интересуют эксперименты с TFT, компактными моделями и проектированием управления, приведены ссылки для исследования или цитирования: 10.1109/TED.2021.3054359 или 10.1109/IEDM13553.2020.9371951

Будущие планы

Модели коротких каналов, многогранных эффектов и других устройств, а также методы извлечения параметров будут представлены в последующих версиях, следите за обновлениями.

Опубликовать ( 0 )

Вы можете оставить комментарий после Вход в систему

1
https://api.gitlife.ru/oschina-mirror/opendacs-cmodel.git
git@api.gitlife.ru:oschina-mirror/opendacs-cmodel.git
oschina-mirror
opendacs-cmodel
opendacs-cmodel
master